홈   >   SMT Paradigm 이 기사의 입력시간 : 2022-01-01 (토) 2:10:39
DNP, 차세대 반도체 패키지용 ‘인터포저’ 개발
2022-01  
목록 크게 작게 인쇄


 
배선층 절연 저항 열화 문제 극복

다이니폰프린팅(Dai Nippon Printing Co., Ltd., 이하 DNP, www.dnp.co.jp)이 여러 반도체 칩과 기판을 전기적으로 연결하는 고성능 중간 부품 ‘인터포저(interposer)’를 개발했다. 
반도체 제품의 기능성과 속도, 저전력 소비를 높이려면 포토 리소그래피를 활용한 반도체 소형화 기술이 필요하다. 하지만 공정의 복잡성과 높은 비용으로 인해 소형화는 한계에 다다르고 있다. 이러한 문제를 극복하기 위해 차세대 반도체 패키징 기술이 주목받고 있다. 인터포저 표면에 여러 칩(CPI, AI 프로세서, 메모리 등)을 고밀도로 장착해 처리 속도를 향상하는 기술이다.
DNP의 신규 인터포저는 배선 저항성 증가 및 배선층 절연 저항 열화 문제를 극복해 첨단 반도체 패키징에 필요한 고성능을 구현한다.
한편, DNP는 2024년 양산을 목표로 부품 기능을 추가로 개발하기 위해 JOINT2(Jisso Open Innovation of Tops 2)에 참여했다. JOINT2는 반도체 패키지 재료, 기판, 장비를 개발하는 12개 기업으로 이뤄진 컨소시엄이다. 주관사는 쇼와 덴코 머티리얼(Showa Denko Materials Co., Ltd.)로 신에너지 산업기술개발기구(NEDO)의 ‘5G 이후 정보 통신 시스템을 위한 인프라 개선’ 연구 개발 프로젝트에 선정됐다.
DNP 연구/사업개발센터의 오히가시 료이치(Ryoichi Ohigashi)는 “DNP는 JOINT2에 참여한 다른 기업들과 협력해 인터포저의 기능을 추가로 개발하고 2024년 양산을 위한 이니셔티브를 발전시켜 나갈 것”이라며 “차세대 반도체 패키지 기술 개발에도 힘을 쏟을 계획”이라고 밝혔다.
 
[저작권자(c)SG미디어. 무단전재-재배포금지]
목록 크게 작게





100자평 쓰기
     
( Byte)
 
미디어정보 | 개인정보취급방침 | 이메일주소 무단수집 거부 | 온라인문의
SG미디어 | 대표이사 : 강희명 | 사업자등록번호 : 119-10-75482
(08639) 서울시 금천구 시흥대로 97 | 전화 : 02-808-7411 팩스 : 02-808-7412
Copyright ⓒ SG미디어 All rights reserved.